|
NiosII/FPGA学习板
AS配置功能测试
|
1. |
接通开发板电源,用万用表检测FPGA的各个IO电源引脚、内核电源引脚的电压是否正常,IO电源引脚电压应为3.3V,内核电源引脚电压应为1.5V。检测有源时钟(x101)的电源引脚,正常应为3.3V。测量后切断开发板电源,进行下一步操作。 |
2. |
用下载线(以ByteblasterII为例)将PC的并口与AS配置器件烧写口(J106)连接。J106插座的方形焊盘引脚为1脚,对应下载线的红色引线,不要接反。 |
3. |
通过 File => Altera => Quartus II6.0 => Quartus II6.0 Programmer ,打开 Quartus II6.0 Programmer ,并将 Mode 选项设为 Active Serial Programming 。 |
4. |
点击 Add File 按钮,根据所用的FPGA的型号打开相应的测试工程,并选中 Program/Configure 选项。若使用 EP1C12Q240C8 器件,则打开 EPCS4.pof ;若使用 EP1C6Q240C8 器件,则打开 EPCS1.pof 。 |
6. |
将开发板上的 S101 置于 (1:on | 2:on) 状态,接通开发板电源。点击 Start 按钮,将测试工程烧写到配置器件中。如果此过程中出错,根据出错提示,检查FPGA的 DCLK 、nCONFIG 、nSTATUS 、CONFIG_DONE、nCE 、DATA0 、nCSO、ASDO 引脚是否有短路、虚焊问题,检查与这些引相连的上拉、下拉电阻有无焊接问题,检查配置器件(U102)的各个引脚是否有短路、虚焊问题,检查与这些引相连的上拉、下拉电阻有无焊接问题,检查下载线连接是否有问题。如果烧写成功,切断开发板电源,将下载线换到FPGA的Jtag口(J105),注意连接方向,然后进行下一步操作。 |
7. |
接通开发板电源。通过 File => Altera => Nios II EDS6.0 => Nios II Command Shell 打开 Nios II Command Shell ,输入 nios2-terminal 命令,如果有一连串的 Hello from NiosII 字串输出,则FPGA和时钟部分工作正常,否则检查时钟电路和FPGA的时钟输入引脚。 |
|
|
|